![]() |
个人信息Personal Information
教授 博士生导师
性别:男
毕业院校:电子科技大学
学历:博士研究生毕业
学位:工学博士学位
在职信息:在职人员
所在单位:集成电路科学与工程学院(示范性微电子学院)
办公地点:国创A419
扫描关注
Jing Li, Yang Liu, Shuangyi Wu, Chang Yang, Ning Ning, Qi Yu. Design of a fast locking DLL with background timing skew calibration[J]. Nanoscience and Nanotechnology Letters, 2014, 6(12):1068-1074
点击次数:
是否译文:否
上一条:Jing Li, Yang Liu, Shuangyi Wu, Ning Ning, Qi Yu. Digital background calibration for timing skew in time-interleaved ADC[J]. Journal of Circuits, Systems, and Computers, 2014, 23(8):1450117(1-13)
下一条:Jing Li, Ning Ning, Yong Hu, Kejun Wu. A Low-jitter Low-area PLL with Process-independent Bandwidth[C]. 2012 IEEE International Conference on Solid-State and Integrated Circuit Technology, Xi’an, 2012, 1-3